LA : Percobaan 1



1. Jurnal [Kembali]




Gambar 1.1 Data Jurnal Praktikum

2. Alat dan Bahan [Kembali]

 

Gambar 2.1 DL2203C Module D’Lorenzo

Gambar 2.2 DL2203S Module D’Lorenzo

Gambar 2.3 Jumper

  1. Panel DL 2203C.
  2. Panel DL 2203S.
  3. Jumper.
  4. Laptop.
  5. Software Proteus ver minimal 8.17


3. Rangkaian Simulasi [Kembali]

Gambar 3.1 Simulasi Rangkaian Gerbang Logika Dasar
Gambar 3.2 Simulasi Rangkaian Kombinasi Gerbang Logika Dasar

4. Prinsip Kerja Rangkaian [Kembali]

  1. Gerbang AND


    Gerbang AND merupakan gerbang logika yang menggunakan operasi perkalian. Bisa dilihat pada tabel diatas bahwa keluaran akan bernilai 1 jika semua nilai input adalah 1, dan jika salah satu atau lebih input ada yang bernilai nol maka output akan bernilai nol.

  2. Gerbang OR
    Gerbang OR adalah gerbang logika yang menggunakan operasi penjumlahan. Nilai output bernilai 0 hanya pada jika nilai semua input bernilai 0. Bila dilihat dari rangkaian dasarnya maka didapat tabel kebenaran seperti di atas. Pada gerbang logika OR ini bisa dikatakan bahwa jika salah satu atau lebih input bernilai 1 maka output akan bernilai satu. 
  3. Inverter (Gerbang NOT)

    Tabel 1.3 Tabel Kebenaran Gerbang NOT
    Gerbang NOT merupakan gerbang yang di mana keluarannya akan selalu berlawanan dengan masukannya. 
  4. Gerbang NOR

    Gerbang NOR adalah gerbang OR yang disambung ke inverter. Jadi nilai keluarannya merupakan kebalikan dari gerbang OR.
  5. Gerbang NAND
    Gerbang NAND adalah gerbang AND yang keluarannya disambungkan ke inverter. Dan nilai dari tabel kebenarannya merupakan kebalikan dari tabel kebenaran dari gerbang AND.
  6. Gerbang Exclusive OR (X-OR)
    X-OR merupakan gerbang OR yang bersifat exlusif, di mana jika hasil penjumlahan inputnya bernilai ganjil maka outputnya bernilai 1 dan jika hasil penjumlahan inputnya bernilai genap maka outputnya bernilai 0.
  7. Gerbang Exclusive NOR (X-NOR)
    X-NOR merupakan gerbang X-OR yang keluarannya disambungkan dengan inverter Dan nilai dari tabel kebenarannya merupakan kebalikan dari tabel kebenaran dari gerbang X-OR. Dimana jika hasil penjumlahan inputnya bernilai genap maka outputnya bernilai 1, dan jika hasil penjumlahan inputnya bernilai ganjil maka outputnya bernilai 0.

5. Video Rangkaian [Kembali]

Video 5.1 Penjelasan Rangkaian Gerbang Logika Dasar

Video 5.2 Penjelasan Rangkaian Kombinasi Gerbang Logika Dasar

6. Analisa [Kembali]



7. Link Download [Kembali]




 

Tidak ada komentar:

Posting Komentar

MODUL 3: Counter dan Shift Register

[KEMBALI KE MENU SEBELUMNYA] DAFTAR ISI 1. Tujuan 2. Alat dan Bahan 3. Dasar Teori 4. Percobaan Percobaan ... Tugas P...